• 1
  • 2
  • 3
  • 4

首页 / 电子技术

LM92CIMX/NOPB 并行相加串行进位的方式

2020-02-10 19:54:35

lm92cimx/nopb图4,4.28 串联方式扩展数值比较器的位数

图4.4.29 并联方式扩展数值比较器的位数

比较器74x85的三个输入端j>ui、rd

用两片74x85串联,连接成8位数值比较器时,低位片中的h>f、fi<2、fu=o

后端应作何处理?算术运算电路,算术运算是数字系统的基本功能,更是计算机中不可缺少的组成单元。本书第1章介绍了二进制数的算术运算,下面介绍实现加法运算和减法运算的逻辑电路。

表4.4.17 全加器真值表

图4.4.31 全加器的s和co卡诺图,(a)s的卡诺图 (b)co的卡诺图

图4.4.33 4位串行进位全加器

图4.4.32 全加器,(a)逻辑图 (b)全加器符号

多位数加法器,串行进位加法器,若有多位数相加,则可采用并行相加串行进位的方式来完成。例如,有2个4位二进制数a3a2a1处。和b3b2bibo相加,可以采用4个全加器构成4位数加法器,其原理图如图4.4.33所示。将低位的进位输出信号接到高位的进位输入端,因此,任意1位的加法运算必须在低1位的运算完成之后才能进行,这种进位方式称为串行进位。这种加法器的逻辑电路比较简单,但它的运算速度不高。为克服这一缺点,可以采用超前进位等方式。

深圳市唯有度科技有限公司http://wydkj.51dzw.com/

比较器扩展并行进位输入

  • 1
  • 2
  • 3
  • 4

最新内容

手机

相关内容

  • 1
  • 2
  • 3

猜你喜欢