首页 / 行业
SOC项目上新啦!做了哪些改进?
2023-04-13 11:13:00
SOC V1.1 项目即将上线!!!
这是一款基于处芯积律SOC V1.0进行升级的项目,主要面向初级工程师/学生的IC实践项目。
SOC V1.1包括一个SOC验证环境和一套QSPI验证环境。
SOC验证环境
以下是SOC V1.1的SOC环境框图
相较于SOC V1.0,SOC V1.1有以下亮点:
1. 补全了I2C_DEV 和UART_DEV
在SOC V1.1的项目中,我们集成了I2C的device,UART的device,方便大家测试I2C和UART的功能。
2. 跑仿真环境更加简洁
相较于SOC V1.0的编译环境和仿真环境放在一起,SOC V1.1 将编译文件和仿真文件分开,并且每个test 都有自己的仿真目录。
3.跑仿真指令更加简单
编译:make comp 执行: make run_xxx 4.实现C代码中字符串打印
麻雀虽小,五脏俱全。作为学习型SOC验证项目,处芯积律SOC V1.1是一款性价比极高的实践项目。
QSPI 验证环境
1. 更加完善的验证环境
相较于SOC V1.0 简单的QSPI验证环境,SOC V1.1做了升级,加入了reference model。
1.0的QSPI环境
1.1的 QSPI 环境
2. 更完善的验证计划
在SOC V1.0 中,我们未提供 testplan;
在SOC V1.1 中,我们提供了完善的QSPI 验证计划。
3. 更多的验证用例
在test 上,我们针对 QSPI开发了14只test,包含了random test 和 direct test。
4. 更全的coverage
同时,我们在coverage 上面,将line coverage 收集到 100%。
除了line coverage,本次project 中引入function coverage,我们也将其收集到100%。
5. 提供有问题的代码供大家debug
为了让大家快速掌握项目,我们提供了两个版本的RTL。一份RTL里面有很多bug,另一份RTL是我们验证过的。大家可以在找bug的过程中加深环境、协议和设计的理解。
审核编辑 :李倩
最新内容
手机 |
相关内容
光耦仿真器简介和优势
光耦仿真器简介和优势,仿真器,参数,接收器,设计方案,耦合,器件,光耦仿真器是一种用于模拟光耦合器件的工具,它可以帮助工程师在设计芯片迈向系统化时代:EDA软件的创新
芯片迈向系统化时代:EDA软件的创新之路,时代,芯片,形式,支持,性能,验证,芯片设计是现代科技领域的重要组成部分,它涉及到电子设计自动工业物联网数据采集:从Modbus到MQTT
工业物联网数据采集:从Modbus到MQTT,数据采集,物联网,模式,网关,协议,数据,工业物联网(Industrial Internet of Things,IIoT)的核心任务芯朋微:服务器配套系列芯片已通过客
芯朋微:服务器配套系列芯片已通过客户验证 可应用于AI服务器,服务器,客户,芯片,验证,人工智能,公司,芯朋微是一家专注于人工智能芯片边界扫描-Boundary Scan技术及其在
边界扫描-Boundary Scan技术及其在芯片测试中的应用,芯片,边界扫描,模式,用于,观测,测试,边界扫描技术(Boundary Scan),又称为JTAG(JoinSoC芯片上的寄存器设计与验证
SoC芯片上的寄存器设计与验证,验证,寄存器,芯片,地址,正确性,操作,SoC芯片(System on Chip)是一种集成了多个功能模块的芯片,包括处理形式验证及其在芯片工程中的应用
形式验证及其在芯片工程中的应用,验证,芯片,形式,用于,性能,检查,形式验证(Formal Verification)是一种用于验证计算机系统或软件的正深入探索RISC-V处理器架构背景,思尔
深入探索RISC-V处理器架构背景,思尔芯助力“香山”不断演进,处理器,助力,兼容性,指令集架构,需求,项目,RISC-V(Reduced Instruction S