首页 / 行业
楷登电子数字和模拟流程获TSMC N3和N4工艺技术认证
2021-10-26 15:10:00
Cadence 和 TSMC 联手进行 N3 和 N4 工艺技术合作, 加速赋能移动、人工智能和超大规模计算创新
双方共同客户现可广泛使用已经认证的 N3 和 N4 流程 PDK 进行设计
完整、集成化的 RTL-to-GDS 流程,面向 N3 和 N4 工艺技术,旨在达成最佳 PPA 目标
中国上海,2021 年 10 月 22 日—楷登电子(美国 Cadence 公司,NASDAQ:CDNS)宣布,其数字和定制/模拟流程已获得 TSMC N3 和 N4 工艺技术认证,支持最新的设计规则手册(DRM)。通过持续合作,Cadence 和 TSMC 发布了 TSMC N3 和 N4工艺相应的工艺设计套件(PDK),以加速移动、人工智能和超大规模计算应用的创新。此外,两家公司的共同客户已经成功流片,验证了 Cadence 流程和 TSMC 工艺技术所带来的优势。
Cadence 数字和定制/模拟先进工艺节点解决方案支持 Cadence 智能系统设计(Intelligent System Design)战略,旨在系统级芯片(SoC)上实现卓越设计,如需了解更多信息,请访问:
www.cadence.com/go/advndtsmc34(复制至浏览器打开或点击文末阅读原文)。
N3 和 N4 工艺的数字流程认证
Cadence 与 TSMC 密切合作,为 TSMC 先进的 N3 和 N4 工艺技术优化数字流程,以帮助客户实现功耗、性能和面积(PPA)目标并加快产品上市。完整、集成的 RTL 到 GDS 流程包括 CadenceInnovus Implementation System 设计实现系统、Liberate Characterization Solution、Quantus Extrction Solution 寄生提取解决方案、Quantus Field Solver、Tempus Timing Sighoff Solution 时序签核解决方案和 ECO Option,以及 Voltus IC Power Integrity Solution。此外,Cadence Genus Synthesis Solution 综合解决方案和预测性的 iSpatial 技术也可用于 N3 和 N4 工艺技术。
该数字全流程使客户能够成功地基于 TSMC 的 N3 和 N4 工艺进行设计,其中包括:
高效处理大型设计库
在多种单元高度、阈值电压和驱动强度中,Cadence 流程有效地处理这些大型库,确保日益复杂的设计能够实现最佳运行时间。
时序分析准确度
N3 技术需要在库单元表征和静态时序分析(STA)期间有额外的准确性。Cadence 流程经过了加强改进,可以解决所有 N3 时序表征和签核的要求。
准确的电源签核
增加了对 N3 工艺要求的精确漏电计算和新 N3 单元的静态功耗计算的支持。N3 功耗计算的准确度包括不同的功耗成份,例如开关功耗、内部功耗和泄漏功耗,已经在多个工作工艺环境、温度和电压下得到验证。Cadence 流程符合所有 N3 电源签核的要求。
N3 和 N4 工艺的定制化/模拟工具套件认证
Cadence 持续与 TSMC 工程师的长期合作,提供全面的定制 IC、模拟、EM-IR 和混合信号设计解决方案,以解决在 TSMC N3 和 N4 工艺中,设计定制和模拟 IP 时遇到的挑战和复杂问题。通过这次合作,Cadence Virtuoso Design Platform、Spectre Simulation Platform 和 Voltus-Fi Custom Power Integrity Solution 已经达到了最新的 TSMC N3 和 N4 工艺的 PDK 要求。
N3 和 N4 工艺技术的定制 IC 设计流程包括以下设计解决方案:
Spectre Simulation Platform
提供全面的时域和频域分析能力,包括交流、直流和瞬态仿真,重点是利用 Voltus-Fi Custom Power Integrity Solution 管理大型器件和互连寄生网络、谐波平衡、噪声分析和 EM-IR。
Virtuoso Schematic Editor
提供设计捕捉,并驱动 Virtuoso Layout Suite,实现原理图驱动的版图设计。
Virtuoso ADE Suite
与 Spectre X Simulator 集成,有效的管理环境仿真、统计分析、设计中心化和电路优化。
Virtuoso Layout Suite EXL
为高效的版图实现提供了先进的版图环境,利用交互式的、辅助的性能,提升了独特的基于行的实现方法,用于布局、布线、Filler 和 Dummy 的插入。
混合信号实现流程
在 Virtuoso Design Platform 和 Innovus Implementation System 之间紧密集成,通过一个共同的混合信号开放数据库,为混合信号设计提供更强大的实现方法学,提高工程生产力。
此外,Virtuoso 和 Spectre 平台均已获得 TSMC N3 和 N4 工艺技术的认证。
“通过与 Cadence 的持续合作,我们的客户能够利用经认证的流程为我们先进的 N3 和 N4 工艺技术提高生产力。”TSMC 设计基础管理副总裁 Suk Lee 说,“TSMC 和 Cadence 的共同努力,将帮助新一代移动、人工智能和超大规模计算应用的客户,轻松地实现 PPA 目标并快速将差异化产品推向市场。”
“通过与 TSMC 的紧密合作,利用 TSMC 的 N3 和 N4 工艺技术以及我们的数字工具流程和定制/模拟流程方案,我们的客户可以获得最先进的技术和能力,打造极具竞争力的设计。”Cadence 公司资深副总裁兼数字与签核事业部总经理滕晋庆 Chin-Chi Teng 博士表示,“我们不断汲取共同客户的意见,以了解他们的实际设计要求,他们的反馈使我们能够相应地调整我们的流程,进而帮助他们实现卓越的系统级芯片设计。”
最新内容
手机 |
相关内容
智能传感器助力打造数字经济数字世
智能传感器助力打造数字经济数字世界,数字,经济,传感器,助力,智能,及时发现,PCM1801U智能传感器是一种能够感知环境并将感知结果转FPGA学习笔记:逻辑单元的基本结构
FPGA学习笔记:逻辑单元的基本结构,结构,单元,逻辑运算,数字,信号,结构单元,FPGA(Field-Programmable Gate Array)是一种可编程逻辑器件芯片迈向系统化时代:EDA软件的创新
芯片迈向系统化时代:EDA软件的创新之路,时代,芯片,形式,支持,性能,验证,芯片设计是现代科技领域的重要组成部分,它涉及到电子设计自动STC15W芯片A/D、D/A转换的简单使用
STC15W芯片A/D、D/A转换的简单使用,简单使用,转换,芯片,模拟,输入,输出,STC15W系列芯片是一种高性能的单片机芯片,具有丰富的外设资清华大学研发光电融合芯片,算力超商
清华大学研发光电融合芯片,算力超商用芯片三千余倍,芯片,研发,商用,测试,计算,科学研究,近日,清华大学发布了一项重要科研成果,他们成Efuse是什么?聊聊芯片级的eFuse
Efuse是什么?聊聊芯片级的eFuse,状态,编码器,故障,加密,芯片,配置信息,Efuse是一种可编程的电子熔断器,用于在芯片级别实现非易失性存所有遥不可及,终因AI触手可及
所有遥不可及,终因AI触手可及,出行,平台,无人驾驶汽车,导致,人工智能,学习,人类历史上,有许多事物曾被认为是遥不可及的,然而随着科技面向6G+AI,鹏城云脑的演进
面向6G+AI,鹏城云脑的演进,鹏城,人工智能,数据存储,脑可,智能终端,智能,随着科技的不断进步,人们的生活方式也在不断改变。6G+AI(人工