• 1
  • 2
  • 3
  • 4

首页 / 行业

SiTime差分晶振常见的信号模式解析

2021-10-26 16:40:00

常规的差分晶振输出波形均属于方波,且输出功率比较大,驱动能力较强,但谐波分量非常多。这两种输出模式是差分晶振的输出逻辑,两者的相位刚好相反,因此它们能够组成更高性能的系统,同时还能消除共模噪声。差分输出可以满足高速数据传输,应用于高速计算机,数字通信系统,雷达,测量仪器,频率合成器等。

85d3a2c9537b64b82b0cd2d66abadf23.webp

c4c8c950363e38d8ef09914fbe49c662.webp

下面SiTIme样品中心为您解析常规差分晶振常见的两种输出波形:

一、PECL输出

英文:PosiTIve Emitter Coupled Logic

中文:正射极耦合逻辑电平

PECL在高速领域内一个非常重要的逻辑电路。它电路速度快,驱动能力小,噪声小,高频。但是功耗大,不同的电平不能驱动。如果用低电压3.3V/2.5V电源,则被称为LVPECL, 即Low Voltage PECL。

PECL输出晶振优势:

1.由于大电压摆动,具有非常好的抖动性能。

2.理想应用于高速电路。

3.能够驱动长传输线。

PECL输出晶振缺点:

1.与单端输出相比,差分输出和外部直流偏置会产生更大的功耗。

2.与1.8V电源不兼容。

二、LVDS 输出

英文:Low Voltage DifferenTIal Signaling

中文:低电压差分信号

LVDS输出是由美国国家半导体公司研发出来的。CMOS/TTL接口传送速率不高,距离较短,抗EMI电磁干扰能力较差。然而,LVDS可以解决这些问题,速率高,噪声低,距离远,传输准确。LVDS输出频率最高可达到2.1GHz,电压在1.8~3.3V。

LVDS输出的优劣点:

1、由于较小的电压摆幅(通常约为350mV),与LV-PECL差分晶振输出相比功耗更低。

2、不易受噪音影响。

3、与CMOS/TTL相比,EMI辐射更低。

LVDS的劣势是与PECL相比,抖动性能降低。

关于SiTIme公司

SiTime 公司是全球领先的MEMS振荡器品牌,公司成立于2005年。在美国、荷兰、俄罗斯、乌克兰等全球多处设有研发中心,具有自己主知识产权的MEMS 谐振器晶圆在德国BOSCH生产,CMOS晶圆在中国台湾台积电生产。封装及测试有中国台湾日月光、马来西亚Carsem及新加坡UTAC。成立至今,已经开发具有独自专利的65种时钟产品种类,广泛应用于消费、工业、汽车、通信、航天航空等行业。

关于SiTime大中华区样品中心(简称:SiTime样品中心)

SiTime全硅MEMS振荡器已累计出货超过十亿片,越来越多的全球一流电子厂商正受益于SiTime所提供的优越价值,并一致认为SiTime是最优的时钟选择!

为更好的服务与支持越来越多的客户应用,SiTime公司与晶圆电子(Jointech)共同合作成立“SiTime样品中心”,并推出24小时急速样品服务。可提供免费样品、现货直采、替代选型、技术支持等服务!

ymf

晶振数据传输模式差分

  • 1
  • 2
  • 3
  • 4

最新内容

手机

相关内容

  • 1
  • 2
  • 3

猜你喜欢