首页 / 行业
Cadence发布电子开发工具新版本,可解决新出现的芯片封装设计问题
2020-09-14 12:17:00
Cadence设计系统公司发布了电子开发工具SPB 16.2版本,全力解决电流与新出现的芯片封装设计问题。最新版本提供了高级IC封装/系统级封装(SiP)小型化,设计周期缩减和DFM驱动设计.以及一个垒新的电源完整性建横解决方案。这些新功能可以提高从事单芯片和多芯片封装/SiP的数字、模拟、RF和混合信号IC封装设计师的效率。
新版本推出了新规则和约束导向型自动化能力,解决了高密度互连(HDI)衬底制造的设计方法学问题,而这对于提高小型化和功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,有效缩短设计周期,实现快速上市。
在无线设备以及使用电池的设备巾,高效的供电阱络(PDN)对于低功耗设计和满足功耗管理目标至关重要。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。Bayside Design首席技术官Kevein Roselle说,尖端的复杂高速IC带来了非常有挑战性的IC封装设计,包括物理实现及信号和功率完整性等方面。随着现在对于产品小型化,提高设计师效率及实现高效PDN设计的美注.SPB16.2将会帮助设计师更好地解决设计挑战。Cadence产品营销部主管Steve Kamin表示.在新版本中.他们为IC封装与SiP技术提供了重要的改进,很高兴看到Bayside Design等设计公司从中实现了设计能力的提升。Ca-denee致力于与设计链上的主要厂商建立联系,从而改他们的技术,井保持Cadence在帮助设计师实现,甚至超越其设计目标方面的领先地位。
此外,通过与制造设备领先厂商Kulicke&Sofia达成协议,Cadence使用Kulicke&Sofia认证的键台线IP配置库.实现了DFM导向型键台线设计.提高了产出率井减少了制造延迟。Kulicke&Sofia产品营销经理PaulReid认为,随着键合线封装变得越来越复杂,为了避免制造问题,设计师正面临着设计内DFM匹配性的挑战,而该公司现在可以通过SPB平台向设计者提供面向DFM键合线配置库。
责任编辑:tzh
最新内容
手机 |
相关内容
华为公开半导体芯片专利:可提高三维
华为公开半导体芯片专利:可提高三维存储器的存储密度,专利,存储密度,存储器,芯片,存储单元,调整,华为是全球领先的信息与通信技术解电容式触摸按键屏中应用的高性能触
电容式触摸按键屏中应用的高性能触摸芯片,芯片,位置,触摸屏,能力,响应,用户,电容式触摸按键屏(Capacitive Touch Key Screen)是一种常晶振在激光雷达系统中的作用
晶振在激光雷达系统中的作用,作用,系统,激光雷达,晶振,可靠性,选择,激光雷达(Lidar)是一种利用激光进行测距的技术,广泛应用于自动驾驶智能传感器助力打造数字经济数字世
智能传感器助力打造数字经济数字世界,数字,经济,传感器,助力,智能,及时发现,PCM1801U智能传感器是一种能够感知环境并将感知结果转穿心电容与普通电容的区别?穿心电容
穿心电容与普通电容的区别?穿心电容为何能有效地滤除高频噪声?,噪声,高频,噪声抑制,较好,心电,结构,穿心电容与普通电容的区别主要体探秘英伟达显卡的制造之路 | 英伟
探秘英伟达显卡的制造之路 | 英伟达断供GPU,中国大模型何去何从?,英伟达,模型,中国大,显卡,方案,能力,英伟达(NVIDIA)是全球领先的图形氮化镓(GaN)功率器件技术解析
氮化镓(GaN)功率器件技术解析,技术解析,器件,能力,传输,用于,高频,氮化镓(GaN)功率器件是一种新兴的EPF6016AQC208-3半导体功率器件技Transphorm推出TOLL封装FET,将氮化
Transphorm推出TOLL封装FET,将氮化镓定位为支持高功率能耗人工智能应用的最佳器件,支持,定位,推出,高功率,封装,器件,加利福尼亚州戈