首页 / 资料库 / 电路图
基于逻辑门的构成解释如何完成任意逻辑的管级电路设计
2023-09-18 18:57:00
在数字IC设计面试中经常会被要求画出某一个逻辑表达式的管级电路,本文将基于逻辑门的构成解释如何完成任意逻辑的管级电路设计。
PMOS & NMOS
要想轻松画出管级电路,首先要理解,为什么在逻辑门中PMOS总是作为上管,NMOS总是作为下管。
对于P管来说,电流从S流向D,其导通条件为VSG>VTH(阈值);N管反之。
假设P管作为下管,即D极接地,此时,S级连接外部电路,VS不可知,想要通过改变G级输入控制VSG电压差,G级控制逻辑会比较复杂。
相反,将P管作为上管,那么S接VCC,VS电压确定,通过控制G级的高低电平即可控制MOS管开关。
同理分析NMOS,因此通常将P管作为上管,N管做为下管。
逻辑门的管级电路
明白上述原因后,就可以理解输出的高电平由上管决定,低电平由下管决定。为了保证在某一时刻,输出只能为高电平或低电平,需要结合上下管,即当上管导通时,下管必然关断,反之亦然。
非门的管级电路如下图所示,由P管和N管串联组合而成。
当A = 1时,上管关断,下管导通,输出为0;
当A = 0时,上管导通,下管关断,输出为1。
由于MOS管本身的特性,我们无法直接搭建出与门和或门,只能通过与非门或非门结合非门间接搭出,也就是说,与门和非门的搭建至少需要6个MOS管。
如图所示为或非门管级电路结构。两个P管串联后与两个并联的N管串联。
其输入输出特性如下表:
A | B | ~(A|B) |
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 0 |
与非门的管级电路如下所示:
其输入输出特性如下所示:
A | B | ~(A|B) |
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
管级电路的转换
在理解了上述门电路的管级电路后,结合下述三个步骤,即可轻松用MOS管搭建任意逻辑电路。
对逻辑式按照摩尔公式取反,尽可能将每个输入转换成反逻辑形式;
先画上管,与为串联,或为并联;下管与上管相反;
对整体结果取反(即加非门);
这里对D=AB+C进行举例。
D=((AB+C)')'=((AB)'C')'=((A'+B')C')'
1
A'+B'
2
(A'+B')C'
3
根据上管画出下管,串并联相互转换
4
A'+B'
审核编辑 :李倩
最新内容
手机 |
相关内容
FPGA学习笔记:逻辑单元的基本结构
FPGA学习笔记:逻辑单元的基本结构,结构,单元,逻辑运算,数字,信号,结构单元,FPGA(Field-Programmable Gate Array)是一种可编程逻辑器件支撑高端芯片研发,合见工软进军国产
支撑高端芯片研发,合见工软进军国产EDA全流程,软进,研发,芯片,布局,中国,垄断,合见工软(HuaJian Microelectronics)是一家专注于EDA(Ele基于单片金纳米线逻辑电路的多功能
基于单片金纳米线逻辑电路的多功能智能可穿戴设备开发,智能,可穿戴设备,逻辑电路,健康,分享,监测,随着科技的不断发展,可穿戴设备已电阻、电感与电容的区别
电阻、电感与电容的区别,常见,介电常数,电路设计,性是,单位,温度,电阻、电感和电容是电路中常见的三种基本元件,它们在电路中起着不如何设计一个对按键信号进行计数的
如何设计一个对按键信号进行计数的计数器?,计数器,信号,全加器,触发器,输出,输入,设计一个对按键信号进行计数的计数器可以通过使用电容的代换原则
电容的代换原则,描述,能力,线性,释放,电路分析,电路设计,MP2359DJ-LF-Z电容的代换原则是指在电路分析中,可以将电容与其他元件进行等五大电子技术知识详解
五大电子技术知识详解,知识详解,五大,功耗,嵌入式系统,技术知识,电路设计,电子技术是指利用电子器件和电子技术手段进行电子设备的存算一体芯片的技术壁垒
存算一体芯片的技术壁垒,芯片,电路设计,输入输出接口,低功耗,能力,核心,存算一体芯片(System-on-Chip, SoC)是一种集成了存储和计算功