• 1
  • 2
  • 3
  • 4

首页 / 资料库 / 电路图

采用N沟JFET与PNP型三极管的放大电路设计

2023-09-18 18:57:00

下图是一个采用N沟JFET与一只PNP型三极管组合而成的一个放大电路,原理上采用输入阻抗高的FET作为源极接地的放大电路,第二级采用提高放大倍数的三极管共发射极电路。电路的总增益通过输出向初级源极施加的反馈来决定。

41880c68-4e07-11ed-a3b6-dac502259ad0.webp

高增益高输入阻抗的放大电路

由于电路采用双电源供电,所以构成了用一个电阻偏置为零的简单电路U结构,由于输入端采用FET,栅极间没有电流流过,该电路的输入阻抗特别高达到了10兆欧。当然由于采用双电源供电,输入端不接耦合电容也可以。

41c71ac0-4e07-11ed-a3b6-dac502259ad0.webp

高增益,高阻抗的电路

电路的总增益由R52及R3的比值决定,在该电路中总增益=100=4DB。

如希望继续增加增益时除了调节R52及R3的阻值外还可以继续增加一级达灵顿连接,提高整个电路施加负反馈之前的增益。

41e6f836-4e07-11ed-a3b6-dac502259ad0.webp

后及增加达林顿连接提高增益

三极管电路设计电路PNPJFETFET

  • 1
  • 2
  • 3
  • 4

最新内容

手机

相关内容

  • 1
  • 2
  • 3

猜你喜欢