首页 / 资料库 / 电路图
用74ls138实现2位二进制乘法器
2023-09-18 19:07:00
用74ls138实现2位二进制乘法器
74LS138为3线-8线译码器,共有54/74S138和 54/74LS138两种线路结构型式,其工作原理如下:
当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。
无论从逻辑图还是功能表我们都可以看到74LS138的八个输出引脚,任何时刻要么全为高电平1—芯片处于不工作状态,要么只有一个为低电平0,其余7个输出引脚全为高电平1。如果出现两个输出引脚同时为0的情况,说明该芯片已经损坏。
使用74138和必要的门电路设计一个乘法器电路。能实现两位二进制数相乘,并输出结果。
两位二进制数相乘真值表。设两个乘数是AB和CD,结果是F3F2F1F0
写出最小项逻辑表达式:
F3=m15
F2=m10+m11+m14→F2=(m10’m11’m14’)’
F1=m6+m7+m9+m11+m13+m14
F0=m5+m7+m13+m15
最新内容
手机 |
相关内容
智能传感器助力打造数字经济数字世
智能传感器助力打造数字经济数字世界,数字,经济,传感器,助力,智能,及时发现,PCM1801U智能传感器是一种能够感知环境并将感知结果转FPGA学习笔记:逻辑单元的基本结构
FPGA学习笔记:逻辑单元的基本结构,结构,单元,逻辑运算,数字,信号,结构单元,FPGA(Field-Programmable Gate Array)是一种可编程逻辑器件Efuse是什么?聊聊芯片级的eFuse
Efuse是什么?聊聊芯片级的eFuse,状态,编码器,故障,加密,芯片,配置信息,Efuse是一种可编程的电子熔断器,用于在芯片级别实现非易失性存应用在智能空调中的数字温度传感芯
应用在智能空调中的数字温度传感芯片,数字,芯片,温度,智能,数据,实时,数字温度传感芯片是一种用于测量环境温度的MAX3243CAI集成电浅析可配置混合信号芯片
浅析可配置混合信号芯片,芯片,信号,混合,配置,灵活性,性能,MC33072DR2G可配置混合信号芯片是一种集成电路(IC),它包含了数字和模拟电路浅析CD4094BE芯片在电路中的应用及
浅析CD4094BE芯片在电路中的应用及特点,芯片,键盘,数字,引脚,移位寄存器,控制,CD4094BE是一种串/并转换器和8位移位寄存器芯片,主要数智城市共建下,数字基础设施将无处
数智城市共建下,数字基础设施将无处不在,数字,经济发展,智能,平台,能源,数字化,随着科技的进步和数字化的浪潮,数智城市的建设已经成什么是时间数字转换器,时间数字转换
什么是时间数字转换器,时间数字转换器的组成、特点、原理、分类、常见故障及预防措施,数字,分类,输入,信号,时钟,故障,OPT3001DNPR时