首页 / 资料库 / 电路图
数字测试电路图
2023-09-18 20:31:00
数字测试电路
数字测试电路是为了测试动作时间和抖动时间面设计的,由于继电器内部结构同所用逻辑器件不同。因此根据DL(DY)—20C系列继电器的内部结构设计出合理的逻辑电路,配合微机系统内部时钟进行计时,从而测出继电器的动作时间并判断抖动时间是否小于7ms,从而确定继电器的动作可靠性及过电流、过电压能力是否合格。
根据继电器的五种不同结构及继电器动作时间的定义分别设计出相应的动作时间测试电路。这五种电路的共同特点是从继电器施加激励量开始,程序设计使CPU读取计算机内部定时器的时间作为起始时间。直到继电器所有动合触点闭合或动断触点断开为止,再次读取内部定时器的时间作为终止时间,终止时间与起始时间之差即为一次动作时间。电磁继电器动合触点和动断触点的不同组合有五种结构方式。所以数字电路设计时应满足不论哪种形式的触点,只要触点动作就应微机的计数器停止计时,并再次读取计算机内部定时器的时间作为终止时间,因此逻辑电路设计时应考虑对不同触点方式应具有统一的逻辑关系,本着这个原则设计出一个常开触点、一个常闭触点、两个常开触点、两个常闭触点、一个常闭和一个常开五种不同的测试电路。
7ms抖动时间检测电路是在动作时间测试电路基础上加上一个74HC393计数器和一个7ms时基发生器及一个缓冲器,即构成了7ms检测电路,它具有各自独立的时钟输入,含有清零端和时钟输入端,当计数器满度时其值为256。此时各位均置“1”,而当只有最高位为“1”,其它位为“0”时,计数器值为128,因此,如果以最高位做为判断位时,如果CPU始终监测393的最高位,一旦最高位为“1”则表明计数器计数值为128,否则不足128,为达到对7ms时间的判断目的,即可以周期为7ms/128的时钟脉冲作为74HC393的时钟转入,因为此时,如果输入脉冲个数一旦等于128个时,计数器的最高位置“1”其余位为“0”, 那么此时计数器所计时间就为T=7ms/128*128=7ms。若输入脉冲少于128个,最高位始终置“0”,那么计数器所计时间T<7ms。因此当128*10.3/7Hz的时钟脉冲做为393的时钟脉冲时,以最高位置“1”否,即可判断计数器计数时间是否大于7ms。据此,当继电器动合触点闭合后,或动断触点断开后,此时因为反相三态门,正向三态门输出都为“1”。此计数器的R端为“1”,使计数器清零并开始计数,当继电器触点有抖动时,闭合触点断开,此时计数器R端为“0”,停止计数。如果抖动时间小于7ms,其计数器计数不足128,最高位始终为零,当抖动大于7ms时,计数器计数大于128,最高位输出“1”。此间CPU通过接口电路对其最高位不断地执行读操作,只要有“1”读出,就说明触点的抖动时间大于7ms,该继电器的过电流(电压)能力或动作可靠性为不合格,否则为合格。
最新内容
手机 |
相关内容
从概念到生产的自动驾驶软件在环(Si
从概念到生产的自动驾驶软件在环(SiL)测试解决方案,测试,解决方案,自动驾驶,传感器,评估,车辆,自动驾驶软件在环(SiL)测试是一种在计算什么是带阻三极管,带阻三极管的基本
什么是带阻三极管,带阻三极管的基本结构、工作原理、电阻比率、常用型号、应用、检测、操作规程及发展历程,三极管,检测,工作原理,光耦仿真器简介和优势
光耦仿真器简介和优势,仿真器,参数,接收器,设计方案,耦合,器件,光耦仿真器是一种用于模拟光耦合器件的工具,它可以帮助工程师在设计智能传感器助力打造数字经济数字世
智能传感器助力打造数字经济数字世界,数字,经济,传感器,助力,智能,及时发现,PCM1801U智能传感器是一种能够感知环境并将感知结果转FPGA学习笔记:逻辑单元的基本结构
FPGA学习笔记:逻辑单元的基本结构,结构,单元,逻辑运算,数字,信号,结构单元,FPGA(Field-Programmable Gate Array)是一种可编程逻辑器件清华大学研发光电融合芯片,算力超商
清华大学研发光电融合芯片,算力超商用芯片三千余倍,芯片,研发,商用,测试,计算,科学研究,近日,清华大学发布了一项重要科研成果,他们成Efuse是什么?聊聊芯片级的eFuse
Efuse是什么?聊聊芯片级的eFuse,状态,编码器,故障,加密,芯片,配置信息,Efuse是一种可编程的电子熔断器,用于在芯片级别实现非易失性存创造多样信号的万能工具:函数/任意
创造多样信号的万能工具:函数/任意波形发生器,函数,波形,信号,工具,创造,时钟,函数/任意波形发生器是一种用于产生各种形状和频率的