首页 / 百科
MAX3892 +3.3V、2.5Gbps/2.7Gbps、
2010-03-04 00:00:00
MAX3892 +3.3V、2.5Gbps/2.7Gbps、SDH/SONET 4:1串行器,带有时钟合成器 概述 MAX3892串行器尤其适合于DWDM和SONET/SDH应用中将4位宽、622Mbps并行数据转换为2.5Gbps串行数据。4 x 4位FIFO允许并行输出时钟和并行输入时钟之间的任何静态延迟。在复位之后,最多允许一个单位间隔(UI)的延时变化。完全集成的锁相环(PLL)从622MHz、155.5MHz、77.8MHz或38.9MHz参考时钟合成内部的2.5GHz串行时钟。可选择的双VCO在SONET和前向纠错(FEC)数据速率下提供极好的抖动性能。
此芯片工作于3.3V单电源,接受低压差分信号(LVDS)时钟和数据输入,以接口高速数字电路,并提供电流模式逻辑(CML)的串行数据和时钟输出。提供环回数据输出,便于系统诊断测试。MAX3892采用44引脚QFN封装和TQFN封装,工作在扩展级温度范围(-40°C至+85°C)。 关键特性
此芯片工作于3.3V单电源,接受低压差分信号(LVDS)时钟和数据输入,以接口高速数字电路,并提供电流模式逻辑(CML)的串行数据和时钟输出。提供环回数据输出,便于系统诊断测试。MAX3892采用44引脚QFN封装和TQFN封装,工作在扩展级温度范围(-40°C至+85°C)。 关键特性
- +3.3V单电源
- 455mW功耗
- 1.4psRMS最大抖动发生
- 4 x 4位FIFO输入缓冲器
- 622Mbps/666Mbps并行到2.5Gbps/2.7Gbps串行转换
- 622MHz/667MHz或311MHz/333MHz时钟输入
- 片内时钟合成器
- 多种时钟参考频率:
- (622.08MHz、155.52MHz、77.76MHz、38.88MHz)或(666.51MHz、166.63MHz、83.31MHz、41.66MHz)
- LVDS并行时钟和数据输入
- CML串行数据和时钟输出
- 辅助的CML输出,用于系统环回测试
应用/使用
上/下路复用器
背板互连
密集数字交叉连接
SONET/SDH OC-48传输系统
WDM异频雷达转发器
典型工作电路
最新内容
手机 |
相关内容
晶振在激光雷达系统中的作用
晶振在激光雷达系统中的作用,作用,系统,激光雷达,晶振,可靠性,选择,激光雷达(Lidar)是一种利用激光进行测距的技术,广泛应用于自动驾驶创造多样信号的万能工具:函数/任意
创造多样信号的万能工具:函数/任意波形发生器,函数,波形,信号,工具,创造,时钟,函数/任意波形发生器是一种用于产生各种形状和频率的什么是时间数字转换器,时间数字转换
什么是时间数字转换器,时间数字转换器的组成、特点、原理、分类、常见故障及预防措施,数字,分类,输入,信号,时钟,故障,OPT3001DNPR时什么是时钟发生器,时钟发生器的组成
什么是时钟发生器,时钟发生器的组成、特点、原理、分类、常见故障及预防措施,时钟,分类,选择,驱动器,稳定性,晶体振荡器,LM2575S-ADJ时钟触发式三角形波脉冲发生器
时钟触发式三角形波脉冲发生器,电路图,信号处理电子电路图,时钟触发式三角形波脉冲发生器 时钟, 触发式, 三,时钟脉冲耦合电路图
时钟脉冲耦合电路图,电路图,光电隔离电子电路图,时钟脉冲耦合电路图 耦合,时钟脉冲耦合电路图多路转接法供电的时钟显示器电路
多路转接法供电的时钟显示器电路,电路图,数字时钟电路图,多路转接法供电的时钟显示器电路 显示器电路,多路转接法供电的时钟显示器供数字时钟使用的+5000分频器电路
供数字时钟使用的+5000分频器电路,电路图,数字时钟电路图,供数字时钟使用的+5000分频器电路 数字时钟,供数字时钟使用的+5000分频器