• 1
  • 2
  • 3
  • 4

纠错

  • 数字信号的纠错原因及解决方法

    数字信号的纠错原因及解决方法

    数字信号的纠错原因及解决方法,电路图,信号处理电子电路图,数字信号的纠错原因及解决方法 数字信号,数字信号的纠错原因及解决方法数字信号在传输的过程中,由于干扰或通道特性变坏等原因,都有可能使得传输的数字信号出错(误码),因此纠错是提高数字传输质量的一个必不可少的过程。     那么,纠错是如何进行的?图JU-1给出了纠错的全过程。模拟信号经过模/数变换后,将附加的数据(如奇偶校验位)加于数据流之中,在接收端通过奇偶校验位来发现有错误的数据字(也即通过对附加的数据进...

    2023-09-18 19:39:00电路图数字信号 因及 纠错

  • GTC 2023主题直播:NVIDIA Quantum和Spark RAPIDS

    GTC 2023主题直播:NVIDIA Quantum和Spark RAPIDS

    GTC 2023主题直播:NVIDIA Quantum和Spark RAPIDS,NVIDIA,数据处理,云计算,数据处理,云计算,纠错,仿真,cuQuantum是用于量子电路仿真的加速库。IBM Qiskit、Google Cirq、百度量易伏、QMWare. QuEra、Xanadu Pennylane、Agnostiq和AWS Bracket。它可将NVIDIA GPU连接到量子计算机以极快的速度进行纠错。" /...

    2023-03-22 10:12:00行业信息数据处理 云计算 纠错

  • Cadence Verisium验证平台以AI助力瑞萨电子提高纠错效率

    Cadence Verisium验证平台以AI助力瑞萨电子提高纠错效率

    Cadence Verisium验证平台以AI助力瑞萨电子提高纠错效率,eda,Cadence,AI,瑞萨电子,验证,平台,纠错,公司,楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,瑞萨电子(Renesas Electronics)已采用全新的人工智能(AI)驱动的 Cadence Verisium 验证平台,实现更高效的错误根本原因分析。基于全新的 Verisium 平台,瑞萨显著提高了纠错效率,缩短其面向汽车应...

    2023-03-15 09:07:00行业信息验证 平台 纠错

  • Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度

    Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度

    Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度,硬件,推出,验证,纠错,提升,内容提要:·对比上一代,全新的Palladium Z2和Protium X2系统动力双剑(dynamic duo)组合将容量提高2倍,性能提高1.5倍·Palladium Z2硬件仿真加速平台基于全新的自定制硬件仿真处理器,可以提供业界最快的编译速度,结果所见即所得,以及最全面的硅前硬件纠错功能·Protium X2原型验证系统基于最新的Xilinx UltraS...

    2021-04-06 00:00:00百科硬件 推出 验证

  • Linux 系统抨击英特尔目前禁止消费级平台使用 ECC 自动纠错内存的政策

    Linux 系统抨击英特尔目前禁止消费级平台使用 ECC 自动纠错内存的政策

    Linux 系统抨击英特尔目前禁止消费级平台使用 ECC 自动纠错内存的政策,Linux,英特尔,ECC,内存,英特尔,内存,平台,纠错,1月4日消息 据外媒 techradar 消息,Linux 系统的发明人 Linus Torvalds 在参加一场活动时发表讲话,抨击英特尔目前禁止消费级平台使用 ECC 自动纠错内存的政策。   在一场有关 AMD Ryzen 9 5000 系列处理器的讨论会中,Linus 在另一位参会者否认 ECC...

    2021-01-05 11:06:00行业信息英特尔 内存 平台

  • Linus抨击英特尔禁止使用ECC内存的政策

    Linus抨击英特尔禁止使用ECC内存的政策

    Linus抨击英特尔禁止使用ECC内存的政策,英特尔,内存,amd,英特尔,内存,系统,纠错,据外媒 techradar 消息,Linux 系统的发明人 Linus Torvalds 在参加一场活动时发表讲话,抨击英特尔目前禁止消费级平台使用 ECC 自动纠错内存的政策。" /...

    2021-01-05 10:46:00行业信息英特尔 内存 系统

  • FORESEE SPI NAND Flash,加速电子产品小型化进程

    FORESEE SPI NAND Flash,加速电子产品小型化进程

    FORESEE SPI NAND Flash,加速电子产品小型化进程,单元,能力,进程,硬件,纠错,随着5G时代即将带来的数据狂潮,万物互联对存储芯片也提出了更高的要求。电子产品的功能越来越丰富且复杂,但尺寸却越来越小,存储芯片小型化的趋势愈加明显。凭借20多年的技术深化与经验的积累,江波龙电子旗下嵌入式存储品牌FORESEE推出SPI(Serial Peripheral Interface)NAND Flash产品,契合了移动电子产品小型化发展需求和便携的特点。经过全方位的测试与验证,其在容量及性能方面...

    2020-07-20 00:00:00百科单元 能力 进程

  • 赛灵思推出LDPC纠错IP基础,为云端和数据中心存储市场实现闪存应用

    赛灵思推出LDPC纠错IP基础,为云端和数据中心存储市场实现闪存应用

    赛灵思推出LDPC纠错IP基础,为云端和数据中心存储市场实现闪存应用,闪存存储器,闪存,市场,数据中心,纠错,赛灵思的 LDPC IP 解决方案拥有几近香农极限 (Shannon Limit) 的同类最佳代码性能,以及极低的误码率、支持软硬决策解码等。这款面向未来的架构具有高度的可扩展性,可支持下一代非易失性存储器产品,并能满足要求最为严苛的存储应用的高吞吐量及低时延要求。" /...

    2019-07-31 14:27:00行业信息闪存 市场 数据中心

  • 值得收藏的六种解决CAN总线抗干扰的方法

    值得收藏的六种解决CAN总线抗干扰的方法

    值得收藏的六种解决CAN总线抗干扰的方法,电路连接,抗干扰,总线,方法,纠错,CAN总线虽然有强大的抗干扰和纠错重发机制,但目前CAN被大量应用于比如新能源汽车、轨道交通、医疗、煤矿、电机驱动等行业,而这些场合的电磁环境比较严重,所以如何抗干扰是工程师最为关心的话题。" /...

    2019-07-23 08:33:00行业信息抗干扰 总线 方法

  • 华为任正非认为未来最重要的推动力量应该是人工智能

    华为任正非认为未来最重要的推动力量应该是人工智能

    华为任正非认为未来最重要的推动力量应该是人工智能,华为,人工智能,人工智能,任正非,纠错,学习,华为任正非认为未来最重要的推动力量应该是人工智能-在谈论到人工智能话题时,任正非认为未来最重要的推动力量应该是人工智能。未来很多确定性工作就被人工智能拦截了,就不用往上传了,有些内容向上传了,人工智能进行纠错排错,也是人工智能自我学习的过程。"...

    2019-06-18 08:46:00行业信息人工智能 任正非 纠错

  • 支持6GHz以下频段的Zynq UltraScale+RFSoC

    支持6GHz以下频段的Zynq UltraScale+RFSoC

    支持6GHz以下频段的Zynq UltraScale+RFSoC,射频,频段,zynq,支持,芯片,纠错,案例,支持6GHz以下频段的Zynq UltraScale+RFSoC-Zynq UltraScale+ RFSoC将业界唯一单芯片自适应射频平台扩展至全面支持 6GHz 以下频段,实现全面射频-模拟信号链突破性集成、软决策前向纠错 (FEC)以及适用于单芯片射频的完整的SoC,广泛的器件组合提供不同的直接RF性能,满足各种频谱需求和使...

    2019-06-01 10:32:00行业信息支持 芯片 纠错

  • Synopsys将HAPS纠错可见度提升100倍

    Synopsys将HAPS纠错可见度提升100倍

    Synopsys将HAPS纠错可见度提升100倍,公司,股票市场,纠错,提升,系统,  全球领先的电子器件和系统设计、验证和制造软件及知识产权(IP)供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:为其HAPS基于FPGA原型系统的用户推出新版的Deep Trace Debug深度追踪纠错软件。借助HAPS Deep Trace Debug,原型工程师可利用比传统FPGA片上逻辑纠错器所用的存储器高出将近100倍的信号存储容量。新的深度追踪纠错功能同时增强了容量...

    2012-05-03 00:00:00百科公司 股票市场 纠错

  • Synopsys将HAPS纠错可见度提升100倍

    Synopsys将HAPS纠错可见度提升100倍

    Synopsys将HAPS纠错可见度提升100倍,纠错,原型,提升,用户,系统,  亮点  - 新的Synopsys HAPS硬件与Identify软件相结合,确保了基于FPGA的原型中更大的内部信号可见度,以加速SoC设计纠错  - 新版本为信号追踪提供了多出近100倍的存储容量,同时采样速率高达60MHz  - 对FPGA存储器资源的使用被大幅度降低,以更好地适用于复杂SoC原型验证项目  加利福尼亚州山景城,2012年5月2日—全球领先的电子器件和系统设计、验证和制造软件及知识产权(IP...

    2012-05-02 00:00:00百科纠错 原型 提升

  • LAPIS推出面向中国地面数字电视传输标准的解调IC样品

    LAPIS推出面向中国地面数字电视传输标准的解调IC样品

    LAPIS推出面向中国地面数字电视传输标准的解调IC样品,传输,中国,纠错,样品,推出,  罗姆集团旗下的LAPIS Semiconductor Co., Ltd.现已成功开发出最适宜对按照中国地面数字电视传输标准(GB 20600-2006)(DTMB)(注1)接收信号的电视机、机顶盒进行完美解调、纠错的IC “ML7109S”。  本产品支持DTMB标准的全部共330种传输模式,并满足了中国国标地面数字电视接收机规范(GB/T 26685-2011和GB/T 26686-201...

    2012-01-11 00:00:00百科传输 中国 纠错

  • 罗姆与清华大学合作开发出高性能解调纠错IC ML7109S

    罗姆与清华大学合作开发出高性能解调纠错IC ML7109S

    罗姆与清华大学合作开发出高性能解调纠错IC ML7109S,纠错,中国,传输,信号,清华大学,  罗姆集团旗下的LAPIS Semiconductor Co., Ltd.通过与中国清华大学技术合作,现已成功开发出最适宜对按照中国地面数字电视传输标准(GB 20600-2006)(DTMB)(注1)信号进行高性能解调、纠错的IC “ML7109S”。  本产品支持DTMB标准的全部共330种传输模式,并满足了中国国标地面数字电视接收机规范(GB/T 26685-2011和GB/T 2...

    2011-12-27 00:00:00百科纠错 中国 传输

  • Altera业界首款集成增强前向纠错(EFEC) IP内核

    Altera业界首款集成增强前向纠错(EFEC) IP内核

    Altera业界首款集成增强前向纠错(EFEC) IP内核,集成,纠错,业界,增强,内核,  Altera公司日前宣布,开始提供业界第一款集成增强前向纠错(EFEC) IP内核,该内核针对高性能Stratix IV和Stratix V系列FPGA进行了优化。EFEC7和EFEC20是Altera Newfoundland技术中心 (以前的Avalon Microelectronics) 开发的多维IP内核,专门面向城域和长距离光传送网(OTN)等100G应用而设计。  当今的服务供应商将其10G城域和长距...

    2011-03-09 00:00:00百科集成 纠错 业界

  • 1
  • 2
  • 3

猜你喜欢